Bucci, Architettura e organizzazione dei calcolatori elettronici, McGraw-Hill. Stallings, Computer Organization and Architecture, Prentice. Written exam with multiple choices Lab test programming in the assembly language Oral exam with questions on theory of computer architectures. Get to Know Us. Sono presenti i titoli di editori aderenti ad Arianna usciti di catalogo negli ultimi 3 mesi. Boolean functions and expressions.

Author:Fenrizilkree Dashakar
Language:English (Spanish)
Published (Last):27 November 2006
PDF File Size:11.28 Mb
ePub File Size:9.78 Mb
Price:Free* [*Free Regsitration Required]

Being able to evaluate the effectiveness of the architectural mechanisms to improve the capabilities of computers. Learning how to analyze and design combinational and sequential digital systems. Knowing the structure of the main logical components at the base of digital circuits. Computer Science Fundamentals. Instructions formats and basic instructions.

Assembly: addressing mode. Function call. Performance equation. Performance evaluation, SPEC benchmark set. Amdahl's law. Two-pass assembler. Loading, connecting multiple modules. IEEE standard for floating-point. Floating-point registers and instructions in the processor.

Exceptions and interrupts. Interrupt management routine. Precise and inaccurate interrupts. Reading and writing cycle in DRAM.

Memory Hierarchy and Locality Principle. Cache architecture: direct access cache. Parameters characterizing the functioning of the caches. Associative Cache. Multi-level cache. Dependency of a computer's performance on the cache. Virtual Memory: hardware mechanisms to support it. Paging with 2 or more levels and with a reverse table. Synchronous and asynchronous exchange protocol. Overview of PCI buses. Drive devices: polling, interrupt, DMA techniques.

The case of PCs: interrupt controller A. Communications on serial buses packaging, Ethernet, USB. Resolving pipeline conflicts. Limits of the pipeline and outline of superscalar processors. Patterson, J. Conte, A. Mazzeo, N. Mazzocca, P. Prinetto , "Architettura dei calcolatori", CittaStudiEdizioni.

ISBN P. Corsini, G. Frosini, B. Harris, D. Harris, "Sistemi digitali e architettura dei calcolatori: Sistemi digitali e architettura dei calcolatori", Zanichelli, , ISBN Tanenbaum, "Structured computer organization", 4th ed. Official Syllabus. Course of. Computer Architecure. Latest News home. Lessons restricted access. Errata slides. Tools for lab. Office Hours. Registration for mid-terms University site.

Group registration restricted access. Exam Rules.

LEY 26080 PDF


Architettura organizzazione mcgrawhill edu. Consultare recensioni obiettive e. Tortorella corso calcolatori elettronici universit degli studi. Organizzazione del sistema memoria. Testo consigliato bucci architettura organizzazione dei calcolatori elettronici fondamenti. Calcolatorisistemi numerazione logicav


Architettura Dei Calcolatori Elettronici - Bucci Giacomo

Nell'implementazione microprogrammata la fase di fetch e le fasi di execute possono essere descritte in un linguaggio di microprogrammazione. Esse sono formate da microordini ognuno corrispondente ad un segnale di controllo registrati nella memoria ROM read only memory detta anche memoria di controllo ed organizzati in una word chiamata word di controllo. Nella word di controllo ogni bit corrisponde ad un microordine, ovvero rappresenta una linea di controllo. Caratteristiche delle architetture CISC sono:. Tali architetture sono:.


Hennessy - Patterson - Struttura, Organizzazione e Progettazione Dei Calcolatori


Related Articles